幫助中心 | 我的帳號 | 關於我們

現代SoC設計(基於ARM架構)/集成電路技術叢書

  • 作者:(英)大衛·J.格雷夫斯|責編:趙亮宇//章承林|譯者:吳勇
  • 出版社:機械工業
  • ISBN:9787111795971
  • 出版日期:2026/03/01
  • 裝幀:平裝
  • 頁數:451
人民幣:RMB 169 元      售價:
放入購物車
加入收藏夾

內容大鋼
    近年來,片上系統(SoC)設計技術實現跨越式發展,基於ARM架構的矽片技術始終引領這場產業變革。如今,處理器、存儲器、感測器與模擬電路已高度集成於單晶元,SoC成為硬體創新的核心載體。
    本書聚焦Arm Cortex-A處理器,結合主流IP塊與介面技術,面向渴望突破SoC設計理論與實踐瓶頸的工程師,系統拆解從存儲器架構、互連設計到驗證、製造、生產的全流程開發鏈路。書中特彆強化SoC能耗優化設計要點,並配套Zynq晶元SystemC建模專屬補充材料,為工程落地提供關鍵支撐。
    本書既是SoC設計入門優選,也是進階學習指南,適合電子工程相關專業高年級本科生、碩士生,以及需要更新知識體系的行業工程師閱讀參考。為了更好地理解本書內容,讀者需要掌握RTL、彙編語言與操作系統方面的基礎知識。

作者介紹
(英)大衛·J.格雷夫斯|責編:趙亮宇//章承林|譯者:吳勇

目錄
譯者序
前言
致謝
作者簡介
第1章 SoC
  1.1 SoC概述
    1.1.1 歷史回顧
    1.1.2 簡單微處理器的網表連接
    1.1.3 微型電腦的全網表與存儲器映射
    1.1.4 分離讀寫數據匯流排
  1.2 微控制器
  1.3 後續內容
  1.4 SoC的設計流程
    1.4.1 功能模型
    1.4.2 架構分區
    1.4.3 架構分區和協同設計
    1.4.4 IP塊
    1.4.5 綜合
    1.4.6 模擬
    1.4.7 後端設計流程
    1.4.8 手機實例
    1.4.9 SoC設計實例——Helium 210項目
  1.5 SoC技術
  1.6 總結
  練習
第2章 處理器、存儲器和IP塊
  2.1 處理器內核
    2.1.1 指令級架構
    2.1.2 矢量指令
    2.1.3 自定義指令
    2.1.4 經典五級流水線
  2.2 超標量處理器
  2.3 多核處理
  2.4 緩存設計
  2.5 中斷和中斷控制器
  2.6 存儲器技術
    2.6.1 邏輯布局和物理布局
    2.6.2 掩膜編程只讀存儲器
    2.6.3 靜態隨機訪問存儲器
    2.6.4 同步靜態隨機訪問存儲器
    2.6.5 雙埠SRAM
    2.6.6 動態RAM
    2.6.7 EA-ROM
    2.6.8 浮柵型EA-ROM與快閃記憶體
    2.6.9 新興的存儲器技術
    2.6.10 處理器速度與存儲器速度
  2.7 SoC I/O功能塊
    2.7.1 UART
  ……
第3章 SoC互連

第4章 系統設計
第5章 電子系統級建模
第6章 架構設計探索
第7章 形式化方法和基於斷言的設計
第8章 SoC後端流程
第9章 系統集成
縮寫辭彙表

  • 商品搜索:
  • | 高級搜索
首頁新手上路客服中心關於我們聯絡我們Top↑
Copyrightc 1999~2008 美商天龍國際圖書股份有限公司 臺灣分公司. All rights reserved.
營業地址:臺北市中正區重慶南路一段103號1F 105號1F-2F
讀者服務部電話:02-2381-2033 02-2381-1863 時間:週一-週五 10:00-17:00
 服務信箱:bookuu@69book.com 客戶、意見信箱:cs@69book.com
ICP證:浙B2-20060032