幫助中心 | 我的帳號 | 關於我們

CMOS模擬集成電路版圖設計與驗證(基於Cadence IC6.1.7)/版圖設計系列/半導體與集成電路關鍵技術叢書

  • 作者:編者:陳鋮穎//葉茂//范軍//王興華|責編:江婧婧//朱林
  • 出版社:機械工業
  • ISBN:9787111800354
  • 出版日期:2026/03/01
  • 裝幀:平裝
  • 頁數:322
人民幣:RMB 129 元      售價:
放入購物車
加入收藏夾

內容大鋼
    模擬集成電路版圖設計是模擬集成電路設計的重要環節,涉及版圖設計、驗證及EDA工具等方面。本書以模擬集成電路版圖設計與驗證的EDA工具為對象,詳細介紹了Cadence IC 6.1.7版圖設計工具與Siemens EDA Calibre版圖驗證工具,之後討論了Calibre DRC、LVS規則的基本語法,同時展示了模擬集成電路版圖設計、驗證的基本流程,最後以運算放大器作為實例,分析了版圖規劃、布局及布線的基本方法。
    本書通過結合工具和設計實踐,由淺入深,使讀者深刻了解CMOS模擬集成電路版圖EDA工具的操作和基本流程,對於進行CMOS模擬集成電路版圖學習的高年級本科生,研究生,以及本領域的工程師,都具有較好的參考意義。

作者介紹
編者:陳鋮穎//葉茂//范軍//王興華|責編:江婧婧//朱林

目錄
前言
第1章  Cadence Virtuoso 6.1.7版圖設計工具
  1.1  Cadence Virtuoso 6.1.7介紹
    1.1.1  Cadence Virtuoso 6.1.7 CIW界面介紹
    1.1.2  Cadence Virtuoso 6.1.7 Library Manager界面介紹
    1.1.3  Cadence Virtuoso 6.1.7 Library Path Editor操作介紹
    1.1.4  Cadence Virtuoso 6.1.7 Layout Editor界面介紹
  1.2  Virtuoso 基本操作
    1.2.1  創建圓形
    1.2.2  創建矩形
    1.2.3  創建路徑
    1.2.4  創建標識名
    1.2.5  調用器件和陣列
    1.2.6  創建接觸孔和通孔
    1.2.7  創建環形圖形
    1.2.8  移動命令
    1.2.9  複製命令
    1.2.10  拉伸命令
    1.2.11  刪除命令
    1.2.12  合併命令
    1.2.13  改變層次關係命令
    1.2.14  切割命令
    1.2.15  旋轉命令
    1.2.16  屬性命令
    1.2.17  分離命令
    1.2.18  改變形狀命令
    1.2.19  版圖層擴縮命令
  1.3  基於Layout XL的版圖設計方法
第2章  Siemens EDA Calibre版圖驗證工具
  2.1  Siemens EDA Calibre版圖驗證工具簡介
  2.2  Siemens EDA Calibre版圖驗證工具調用
    2.2.1  採用內嵌Virtuoso Layout Editor工具啟動
    2.2.2  採用Calibre圖形界面啟動
    2.2.3  採用Calibre View(查看器)啟動
  2.3  Siemens EDA Calibre nmDRC驗證
    2.3.1  Calibre nmDRC驗證簡介
    2.3.2  Calibre nmDRC界面介紹
    2.3.3  Calibre nmDRC驗證流程舉例
  2.4  Siemens EDA Calibre nmLVS驗證
    2.4.1  Calibre nmLVS驗證簡介
    2.4.2  Calibre nmLVS界面介紹
    2.4.3  Calibre nmLVS驗證流程舉例
  2.5  Siemens EDA Calibre寄生參數提取(PEX)
    2.5.1  Calibre PEX簡介
    2.5.2  Calibre PEX界面介紹
    2.5.3  Calibre PEX流程舉例
第3章  Siemens EDA Calibre驗證規則文件設計
  3.1  基本概念
  3.2  DRC基礎
  3.3  尺寸規則檢查

  3.4  基於多邊形的規則檢查
  3.5  基於邊沿和錯誤的規則檢查
  3.6  LVS基礎
  3.7  建立連接關係
  3.8  器件檢查
第4章  CMOS模擬集成電路版圖設計與驗證流程
  4.1  設計環境準備
  4.2  單級跨導放大器電路的建立和前模擬
  4.3  跨導放大器版圖設計
  4.4  跨導放大器版圖驗證與參數提取
  4.5  跨導放大器電路后模擬
  4.6  輸入輸出單元環設計
  4.7  主體電路版圖與輸入輸出單元環的連接
  4.8  導出GDSⅡ文件
第5章  運算放大器版圖設計
  5.1  運算放大器基礎
  5.2  運算放大器的基本特性和分類
    5.2.1  運算放大器的基本特性
    5.2.2  運算放大器性能參數
    5.2.3  運算放大器的分類
  5.3  單級摺疊式共源共柵運放的版圖設計
  5.4  兩級全差分密勒補償運放的版圖設計
  5.5  電容-電壓轉換電路版圖設計

  • 商品搜索:
  • | 高級搜索
首頁新手上路客服中心關於我們聯絡我們Top↑
Copyrightc 1999~2008 美商天龍國際圖書股份有限公司 臺灣分公司. All rights reserved.
營業地址:臺北市中正區重慶南路一段103號1F 105號1F-2F
讀者服務部電話:02-2381-2033 02-2381-1863 時間:週一-週五 10:00-17:00
 服務信箱:bookuu@69book.com 客戶、意見信箱:cs@69book.com
ICP證:浙B2-20060032