幫助中心 | 我的帳號 | 關於我們

微型電腦原理及應用(第3版普通高等教育十一五國家級規劃教材)

  • 作者:編者:王建宇//孫金生//林嶸//何新|責編:郝英華//唐旭華
  • 出版社:化學工業
  • ISBN:9787122478962
  • 出版日期:2025/04/01
  • 裝幀:平裝
  • 頁數:301
人民幣:RMB 59 元      售價:
放入購物車
加入收藏夾

內容大鋼
    本書緊緊圍繞微型電腦原理和應用主題,以8086/8088為主線,系統分析了16位微型電腦的基本知識、基本組成和體系結構,介紹了8086/8088系統中的指令系統、彙編語言及程序設計方法和技巧、存儲器的組成和構成方法,結合實際應用分析了常見的可編程介面晶元Intel 8251、Intel 8253、Intel 8237、Intel 8259和Intel 8255基本結構和典型應用,A/D、D/A轉換原理及典型晶元,並對現代微機系統中涉及的匯流排技術、高性能電腦的體系結構和主要技術做了簡要分析。
    本書注重理論聯繫實際、突出實用技術,內容簡明扼要、融入作者多年的經驗和體會,配套了相應的數字教材資源,豐富了教學手段,可作為高等院校非電腦專業本、專科生微機原理及應用技術教材,也可作為工程技術人員學習和應用相關內容的參考材料。

作者介紹
編者:王建宇//孫金生//林嶸//何新|責編:郝英華//唐旭華

目錄
第1章  微型電腦基礎
  1.1  微機的發展與特點
    1.1.1  微機的發展歷史
    1.1.2  微機的特點
    1.1.3  微機系統的主要技術指標
  1.2  微機的組成結構與工作過程
    1.2.1  微機的組成結構
    1.2.2  微機的工作過程
  1.3  電腦中數的表示與編碼
    1.3.1  數制及其轉換
    1.3.2  帶符號數的表示
    1.3.3  定點數與浮點數
    1.3.4  電腦中的編碼
  習題與思考題
第2章  8086/8088微處理器
  2.1  8086/8088微處理器特點
  2.2  8086/8088CPU的結構
    2.2.1  8086/8088 CPU的編程結構
    2.2.2  存儲器組織
    2.2.3  8086/8088CPU的工作模式和引腳信號及功能
    2.2.4  系統典型配置
  2.3  典型時序分析
    2.3.1  基本概念
    2.3.28086/8088微機系統的基本操作
    2.3.3  最小模式下的典型時序
    2.3.4  最大模式下的典型時序
  習題與思考題
第3章  8086/8088指令系統
  3.1  8086/8088定址方式
  3.2  8086/8088指令系統
    3.2.1  數據傳送類指令
    3.2.2  算術運算指令
    3.2.3  邏輯運算和移位指令
    3.2.4  程序控制指令
    3.2.5  串操作類指令
    3.2.6  標誌處理和CPU控制類指令
  習題與思考題
第4章  彙編語言程序設計
  4.1  彙編語言的基本元素
    4.1.1  彙編語言的語句格式
    4.1.2  彙編語言的運算符
    4.1.3  表達式
    4.1.4  彙編語言程序彙編步驟
  4.2  偽指令
    4.2.1  定義數據偽指令
    4.2.2  符號定義偽指令EQU、PURGE及=
    4.2.3  段定義偽指令SEGMENT和ENDS
    4.2.4  段寄存器定義偽指令ASSUME
    4.2.5  過程定義偽指令PROC和ENDP
    4.2.6  宏指令

    4.2.7  定位偽指令ORG
    4.2.8  彙編結束偽指令END
  4.3  彙編程序設計
    4.3.1  順序程序設計
    4.3.2  分支程序設計
    4.3.3  循環程序設計
    4.3.4  子程序設計
    4.3.5  MASM與高級語言的介面
    4.3.6  DOS功能調用
  習題與思考題
第5章  存儲器系統
  5.1  概述
    5.1.1  存儲器分類
    5.1.2  存儲器系統結構
  5.2  隨機存儲器RAM
    5.2.1  靜態RAM
    5.2.2  動態RAM
  5.3  只讀存儲器ROM
    5.3.1  掩模ROM
    5.3.2  可編程的ROM
    5.3.3  可擦除可編程序的ROM
    5.3.4  電擦除可編程ROM
    5.3.5  快擦型存儲器
  5.4  存儲器晶元擴展及其與CPU的連接
    5.4.1  存儲器晶元與CPU的連接
    5.4.2  存儲器晶元的擴展
  5.5  高速緩衝存儲器Cache
    5.5.1  主存-Cache層次結構
    5.5.2  Cache的基本工作原理
    5.5.3  地址映像
    5.5.4  替換策略
    5.5.5  PⅢ中採用的Cache技術
  5.6  虛擬存儲器
    5.6.1  主存-輔存層次結構
    5.6.2  虛擬存儲器的基本概念
    5.6.3  頁式虛擬存儲器
    5.6.4  段式虛擬存儲器
    5.6.5  段頁式虛擬存儲器
  習題與思考題
第6章  輸入輸出介面技術
  6.1  I/O介面概述
    6.1.1  介面的功能及其作用
    6.1.2  介面的分類
    6.1.3  I/O介面與系統的連接
    6.1.4  I/O埠的編址方法
  6.2  輸入/輸出數據的傳輸控制方式
    6.2.1  程序方式
    6.2.2  中斷方式
    6.2.3  DMA方式
  6.3  8086/8088的中斷操作

    6.3.1  中斷分類與中斷類型碼
    6.3.2  中斷向量與中斷向量表
    6.3.3  中斷響應過程與時序
  6.4  可編程中斷控制器Intel 8259A
    6.4.1  8259A的結構及主要功能
    6.4.2  8259A的編程
    6.4.3  8259A的級聯
    6.4.4  8259A的工作方式小結
    6.4.5  8259A的應用舉例
  6.5  可編程DMA控制器Intel 8237A
    6.5.1  8237A的編程結構與主要功能
    6.5.2  8237A的編程
    6.5.3  8237A的操作時序
    6.5.4  DMA33/66/100簡介
  習題與思考題
第7章  可編程定時器/計數器Intel
  7.1  8253的功能與編程結構
    7.1.1  8253的主要功能
    7.1.2  8253的內部結構
    7.1.3  8253的引腳功能
  7.2  8253的初始化編程
    7.2.1  8253的控制字
    7.2.2  8253的計數初值
    7.2.3  8253的初始化編程
    7.2.4  8253的計數器讀操作
  7.3  8253的工作方式
  7.4  8253的應用
  7.5  其它定時/計數晶元
  習題與思考題
第8章  可編程並行介面晶元Intel 8255A
  8.1  並行介面概述
  8.2  8255A概述
    8.2.1  8255A的編程結構
    8.2.2  8255A的引腳功能
    8.2.3  8255A的工作方式
    8.2.4  8255A的初始化編程
  8.3  8255A的應用
  習題與思考題
第9章  串列通信與可編程介面晶元8251A
  9.1  串列通信基礎
    9.1.1  串列通信方式
    9.1.2  數據傳送方式
    9.1.3  信號傳輸方式
    9.1.4  串列介面標準
  9.2  可編程串列介面晶元Intel 8251A
    9.2.1  8251A的基本功能
    9.2.2  8251A的內部結構
    9.2.3  8251A的引腳功能
    9.2.4  8251A的初始化編程
    9.2.5  8251A應用舉例

  習題與思考題
第10章  D/A、A/D轉換與介面技術
  10.1  D/A轉換器的工作原理
    10.1.1  權電阻網路D/A轉換器
    10.1.2  R-2R T型電阻網路D/A轉換器
    10.1.3  2nR電阻分壓式D/A轉換器
    10.1.4  集成化D/A轉換器
  10.2  數/模轉換器晶元及其介面技術
    10.2.1  D/A轉換器的主要性能參數
    10.2.2  D/A轉換器晶元DAC
    10.2.3  數/模轉換器晶元與微處理器介面時需注意的問題
  10.3  模/數轉換晶元及其介面技術
    10.3.1  從物理信號到電信號的轉換
    10.3.2  採樣、量化與編碼
    10.3.3  A/D轉換器的工作原理
    10.3.4  A/D轉換器的性能參數和術語
    10.3.5  A/D轉換器晶元ADC
    10.3.6  模/數轉換器晶元與微處理器介面需注意的問題
  習題與思考題
第11章  匯流排技術
  11.1  匯流排標準與分類、匯流排傳輸
    11.1.1  匯流排標準與分類
    11.1.2  匯流排傳輸
  11.2  PC匯流排
    11.2.1  ISA工業標準匯流排
    11.2.2  EISA擴展的工業標準結構匯流排
    11.2.3  VESA匯流排
    11.2.4  PCI匯流排
    11.2.5  加速圖形埠
  11.3  系統匯流排
  11.4  通信匯流排
    11.4.1  IEEE 488匯流排
    11.4.2  RS-232C匯流排
    11.4.3  RS-423A/422A/匯流排
  習題與思考題
第12章  高性能微處理器及其新技術
  12.1  32位微處理器晶元
    12.1.1  80X86晶元發展
    12.1.2  典型32位微處理器
  12.2  64位CPU簡介
  12.3  高性能微機技術
    12.3.1  流水線技術
    12.3.2  精簡指令集技術
    12.3.3  多媒體擴展技術
    12.3.4  單指令多數據技術
    12.3.5  線程級並行技術
    12.3.6  低功耗管理技術
  12.4  多核處理器技術
    12.4.1  雙核處理器的誕生
    12.4.2  Intel智能酷睿多核處理器

    12.4.3  微處理器技術發展的新時代
  習題與思考題
參考文獻

  • 商品搜索:
  • | 高級搜索
首頁新手上路客服中心關於我們聯絡我們Top↑
Copyrightc 1999~2008 美商天龍國際圖書股份有限公司 臺灣分公司. All rights reserved.
營業地址:臺北市中正區重慶南路一段103號1F 105號1F-2F
讀者服務部電話:02-2381-2033 02-2381-1863 時間:週一-週五 10:00-17:00
 服務信箱:bookuu@69book.com 客戶、意見信箱:cs@69book.com
ICP證:浙B2-20060032