幫助中心 | 我的帳號 | 關於我們

數字電路基礎(高職高專電子信息類系列教材)

  • 作者:編者:鄒小琴//徐迪新//李歡歡|責編:李鵬飛
  • 出版社:西安電子科大
  • ISBN:9787560676463
  • 出版日期:2025/06/01
  • 裝幀:平裝
  • 頁數:182
人民幣:RMB 35 元      售價:
放入購物車
加入收藏夾

內容大鋼
    本書是根據教育部學科專業調整規範、教學內容和教學體系改革及專業人才培養需求編寫而成的。本書共9章,主要內容為數制與編碼、邏輯代數與邏輯函數、邏輯門電路、組合邏輯電路、觸發器、時序邏輯電路、脈衝單元電路、D/A和A/D轉換器、Verilog HDL基礎。各章章首均有本章導讀、學習目標、思政教學目標,章末有本章小結、習題。
    本書可作為高等職業院校電腦、電氣信息類、電子信息類及其他相近專業的教材或教學參考書,也可作為電子技術相關工程技術人員的參考書。

作者介紹
編者:鄒小琴//徐迪新//李歡歡|責編:李鵬飛

目錄
第1章 數制與編碼
  1.1 數字電路概述
    1.1.1 數字電路的分類
    1.1.2 數字電路的特點
  1.2 數制
    1.2.1 十進位
    1.2.2 二進位
    1.2.3 八進位
    1.2.4 十六進位
  1.3 不同進位數之間的轉換
    1.3.1 二、八、十六進位數轉換成十進位數
    1.3.2 二進位數與八、十六進位數的相互轉換
    1.3.3 十進位數轉換成二、八、十六進位數
  1.4 編碼
    1.4.1 二-十進位編碼
    1.4.2 ASCII碼
  本章小結
  習題1
第2章 邏輯代數與邏輯函數
  2.1 邏輯代數的基本概念
    2.1.1 邏輯常量和邏輯變數
    2.1.2 基本邏輯和複合邏輯
    2.1.3 邏輯函數的表示方法
    2.1.4 邏輯函數的相等
  2.2 邏輯代數的運演算法則
    2.2.1 邏輯代數的基本公式
    2.2.2 邏輯代數的基本定理
    2.2.3 邏輯代數的常用公式
    2.2.4 異或運算公式
  2.3 邏輯函數的表達式
    2.3.1 邏輯函數的基本表達式
    2.3.2 邏輯函數的標準表達式
    2.3.3 各種邏輯函數表示方法的相互轉換
  2.4 邏輯函數的化簡法
    2.4.1 邏輯函數化簡的意義
    2.4.2 邏輯函數的代數化簡法
    2.4.3 邏輯函數的卡諾圖化簡法
  本章小結
  習題2
第3章 邏輯門電路
  3.1 開關元件的開關特性
    3.1.1 二極體的開關特性
    3.1.2 三極體的開關特性
  3.2 分立元件門
    3.2.1 二極體與門
    3.2.2 二極體或門
    3.2.3 三極體非門
    3.2.4 複合邏輯門
  3.3 TTL集成門
    3.3.1 TTL與非門的工作原理

    3.3.2 TTL與非門的主要參數
    3.3.3 TTL集電極開路門
    3.3.4 三態門
    3.3.5 TTL電路的系列產品
  3.4 ECL門電路
    3.4.1 ECL電路的基本結構
    3.4.2 ECL門的工作特點
  3.5 數字集成電路使用注意事項
    3.5.1 TTL電路使用注意事項
    3.5.2 MOS及CMOS電路使用注意事項
    3.5.3 多餘輸入端與門電路處理
  本章小結
  習題3
第4章 組合邏輯電路
  4.1 組合邏輯電路的分析與設計
    4.1.1 組合邏輯電路的分析
    4.1.2 組合邏輯電路的設計
  4.2 組合邏輯電路的競爭冒險
    4.2.1 競爭現象
    4.2.2 冒險現象
    4.2.3 競爭冒險的檢查方法
    4.2.4 競爭冒險的消除方法
  4.3 編碼器
    4.3.1 編碼器的工作原理
    4.3.2 中規模集成通用編碼器
  4.4 解碼器
    4.4.1 唯一地址解碼器
    4.4.2 數字顯示器
  4.5 數據分配器與數據選擇器
    4.5.1 數據分配器
    4.5.2 數據選擇器
  4.6 加法器
    4.6.1 半加器
    4.6.2 全加器
  4.7 數值比較器
    4.7.1 數值比較器的工作原理
    4.7.2 集成數值比較器
  本章小結
  習題4
第5章 觸發器
  5.1 基本RS觸發器
    5.1.1 電路結構和工作原理
    5.1.2 觸發器邏輯功能的表示方法
  5.2 鍾控觸發器
    5.2.1 鍾控RS觸發器
    5.2.2 鍾控D觸發器
    5.2.3 鍾控JK觸發器
    5.2.4 鍾控T觸發器
  5.3 集成觸發器
    5.3.1 主從RS觸發器

    5.3.2 主從JK觸發器
    5.3.3 邊沿JK觸發器
  5.4 觸發器之間的轉換
    5.4.1 用JK觸發器實現其他類型觸發器
    5.4.2 用D觸發器實現其他類型觸發器
  本章小結
  習題5
第6章 時序邏輯電路
  6.1 時序邏輯電路的基本概念
    6.1.1 時序邏輯電路的結構和特點
    6.1.2 時序邏輯電路的分類
    6.1.3 時序邏輯電路功能的描述方法
  6.2 時序邏輯電路的分析方法
    6.2.1 時序邏輯電路分析的一般步驟
    6.2.2 同步時序邏輯電路的分析舉例
  6.3 同步時序邏輯電路的設計方法
    6.3.1 同步時序邏輯電路設計的一般步驟
    6.3.2 同步時序邏輯電路設計舉例
  6.4 集成計數器
  6.5 寄存器和移位寄存器
    6.5.1 寄存器
    6.5.2 移位寄存器
    6.5.3 集成移位寄存器
  本章小結
  習題6
第7章 脈衝單元電路
  7.1 脈衝單元電路概述
    7.1.1 脈衝單元電路的分類和波形參數
    7.1.2 555定時器
  7.2 施密特觸發器
    7.2.1 用555定時器構成施密特觸發器
    7.2.2 集成施密特觸發器
  7.3 單穩態觸發器
  本章小結
  習題7
第8章 D/A和A/D轉換器
  8.1 D/A轉換器
    8.1.1 D/A轉換器的電路結構
    8.1.2 D/A轉換器的主要技術指標
    8.1.3 集成D/A轉換器
  8.2 A/D轉換器
    8.2.1 A/D轉換器的基本原理
    8.2.2 A/D轉換器的類型
    8.2.3 A/D轉換器的主要技術指標
    8.2.4 集成A/D轉換器
  本章小結
  習題8
第9章 Verilog HDL基礎
  9.1 Verilog HDL設計模塊的基本結構
    9.1.1 模塊埠定義

    9.1.2 模塊內容
  9.2 Verilog HDL詞法
    9.2.1 空白符和註釋
    9.2.2 常數
    9.2.3 字元串
    9.2.4 關鍵詞
    9.2.5 標識符
    9.2.6 操作符及其優先順序
    9.2.7 Verilog HDL數據對象
  9.3 Verilog HDL語句
    9.3.1 賦值語句
    9.3.2 條件語句
    9.3.3 循環語句
    9.3.4 結構聲明語句
    9.3.5 語句的順序執行與並行執行
  9.4 不同抽象級別的Verilog HDL模型
  9.5 基於Verilog HDL的組合邏輯電路設計實例
  本章小結
  習題9
參考文獻

  • 商品搜索:
  • | 高級搜索
首頁新手上路客服中心關於我們聯絡我們Top↑
Copyrightc 1999~2008 美商天龍國際圖書股份有限公司 臺灣分公司. All rights reserved.
營業地址:臺北市中正區重慶南路一段103號1F 105號1F-2F
讀者服務部電話:02-2381-2033 02-2381-1863 時間:週一-週五 10:00-17:00
 服務信箱:bookuu@69book.com 客戶、意見信箱:cs@69book.com
ICP證:浙B2-20060032