幫助中心 | 我的帳號 | 關於我們

數字電路與系統設計(第2版慕課版十三五江蘇省高等學校重點教材)/新工科電子信息類新形態教材精品系列

  • 作者:編者:黃麗亞|責編:徐柏楊
  • 出版社:人民郵電
  • ISBN:9787115649140
  • 出版日期:2024/12/01
  • 裝幀:平裝
  • 頁數:347
人民幣:RMB 79.8 元      售價:
放入購物車
加入收藏夾

內容大鋼
    本書按照「先組合邏輯電路后時序邏輯電路、先功能固定器件后功能可編程器件、先電路模塊后系統」的思路編寫而成。全書共分為8章,內容包括數字電路基礎、邏輯代數理論及電路實現、組合邏輯電路、觸發器、時序邏輯電路、可編程邏輯器件、數字系統設計基礎、數/模轉換和模/數轉換。在組合邏輯電路、觸發器、時序邏輯電路等章的最後一節分別介紹了如何用 VHDL描述組合邏輯電路、觸發器、時序邏輯電路等,在數字系統設計基礎一章用Verilog HDL描述控制器、數字系統,以期讀者能夠掌握兩種HDL文本形式描述硬體電路的相關知識。
    本書可作為高等學校電子信息類、電氣類、電腦類、自動化類等專業相關課程的教材,也可供信息技術相關行業的技術人員閱讀參考。

作者介紹
編者:黃麗亞|責編:徐柏楊

目錄
第1章  數字電路基礎
  1.1  數字信號與數字電路的演進
    1.1.1  自然物理量的電化模擬
    1.1.2  模擬信號的局限
    1.1.3  從模擬信號到數字信號
    1.1.4  模擬電路與數字電路
    1.1.5  數字電路的分類
  1.2  數制
    1.2.1  數制的基礎知識
    1.2.2  常用數制
    1.2.3  數制轉換
  1.3  碼制
    1.3.1  二進位碼
    1.3.2  二-十進位碼
  1.4  算術運算與邏輯運算
    1.4.1  算術運算
    1.4.2  邏輯運算
  1.5  HDL
第2章  邏輯代數理論及電路實現
  2.1  邏輯代數中的邏輯關係與邏輯運算
    2.1.13  種基本邏輯關係及運算
    2.1.2  複合邏輯運算
  2.2  邏輯運算的電路實現
    2.2.1  增強型MOS管的開關特性
    2.2.2  CMOS反相器
    2.2.3  其他類型的CMOS門電路
  2.3  邏輯運算的公式
    2.3.1  基本公式
    2.3.2  常用公式
  2.4  邏輯運算的基本規則
    2.4.1  代入規則
    2.4.2  反演規則
    2.4.3  對偶規則
  2.5  邏輯函數的標準形式
  2.6  邏輯函數的化簡
    2.6.1  公式化簡法
    2.6.2  卡諾圖化簡法
  2.7  非完全描述邏輯函數及其化簡
  2.8  VHDL描述邏輯門電路
  習題
第3章  組合邏輯電路
  3.1  小規模集成電路構成的組合邏輯電路的分析和設計
    3.1.1  組合邏輯電路的分析
    3.1.2  組合邏輯電路的設計
  3.2  常用中規模集成電路構成的組合邏輯電路
    3.2.1  編碼器
    3.2.2  解碼器
    3.2.3  數據選擇器
    3.2.4  數據比較器
    3.2.5  全加器

    3.2.6  基於MSI的組合邏輯電路設計
  3.3  競爭和冒險
    3.3.1  競爭和冒險的概念
    3.3.2  冒險的判別方法
    3.3.3  冒險的消除方法
  3.4  VHDL描述組合邏輯電路
  習題
第4章  觸發器
  4.1  概述
  4.2  基本SRFF
  4.3  鍾控電位觸發器
    4.3.1  鍾控SRFF
    4.3.2  鍾控DFF
  4.4  邊沿觸發器
    4.4.1  DFF
    4.4.2  JKFF
    4.4.3  TFF和T'FF
  4.5  集成觸發器的參數
  4.6  觸發器應用舉例
  4.7  VHDL描述觸發器
  習題
第5章  時序邏輯電路
  5.1  概述
  5.2  移位寄存器
    5.2.1  移位寄存器工作原理
    5.2.2  MSI移位寄存器
  5.3  計數器
    5.3.1  同步計數器的分析
    5.3.2  同步計數器的設計
    5.3.3  MSI同步計數器
    5.3.4  移存型計數器
  5.4  序列信號發生器
  5.5  順序脈衝發生器
  5.6  一般時序邏輯電路的分析
  5.7  一般同步時序電路的設計
  5.8  VHDL描述時序邏輯電路
  習題
第6章  可編程邏輯器件
  6.1  可編程邏輯器件概述
    6.1.1  PLD的表示方法
    6.1.2  可編程功能的實現
    6.1.3  PLD的製造工藝
    6.1.4  PLD的分類
    6.1.5  PLD的開發流程
  6.2  可編程只讀存儲器
    6.2.1  PROM的結構和功能
    6.2.2  ROM的應用
  6.3  可編程邏輯陣列和可編程陣列邏輯
    6.3.1  PLA的結構與應用
    6.3.2  PAL的結構與應用

  6.4  通用陣列邏輯
  6.5  複雜可編程邏輯器件
  6.6  現場可編程門陣列
    6.6.1  FPGA的發展歷程
    6.6.2  FPGA的結構
  6.7  HDPLD應用舉例
  習題
第7章  數字系統設計基礎
  7.1  概述
    7.1.1  數字系統的基本模型
    7.1.2  同步時序數字系統的約定
    7.1.3  數字系統的設計方法
    7.1.4  數字系統的設計步驟
  7.2  數字系統的描述工具
    7.2.1  寄存器傳輸語言
    7.2.2  方框圖
    7.2.3  演算法流程圖
    7.2.4  演算法狀態機圖
  7.3  控制器設計
  7.4  數字系統設計及Verilog HDL實現舉例
    7.4.1  二進位乘法器設計
    7.4.2  交通燈管理系統設計
    7.4.3  A/D轉換系統設計
  習題
第8章  數/模轉換和模/數轉換
  8.1  數/模轉換器
    8.1.1  權電阻網路DAC
    8.1.2  倒T形R-2尺電阻網路DAC
    8.1.3  DAC的主要技術指標
    8.1.4  集成DAC及其應用舉例
  8.2  模/數轉換器
    8.2.1  模/數轉換的一般過程
    8.2.2  常見的ADC結構
    8.2.3  ADC的主要參數及其含義
    8.2.4  集成ADC及其應用舉例
  習題
附錄A  VHDL簡介
附錄B  Verilog HDL簡介
附錄C  集成門電路及邏輯電平
參考文獻

  • 商品搜索:
  • | 高級搜索
首頁新手上路客服中心關於我們聯絡我們Top↑
Copyrightc 1999~2008 美商天龍國際圖書股份有限公司 臺灣分公司. All rights reserved.
營業地址:臺北市中正區重慶南路一段103號1F 105號1F-2F
讀者服務部電話:02-2381-2033 02-2381-1863 時間:週一-週五 10:00-17:00
 服務信箱:bookuu@69book.com 客戶、意見信箱:cs@69book.com
ICP證:浙B2-20060032