幫助中心 | 我的帳號 | 關於我們

EDA技術與應用項目化教程--Verilog HDL版

  • 作者:編者:張平華//譚立新|責編:王清//孟海江
  • 出版社:上海交大
  • ISBN:9787313280749
  • 出版日期:2023/08/01
  • 裝幀:平裝
  • 頁數:237
人民幣:RMB 56 元      售價:
放入購物車
加入收藏夾

內容大鋼
    《EDA技術與應用項目化教程——Verilog HDL版》為職業教育國家在線精品課程「電子設計自動化技術」的配套用書。本書以提高工程設計能力為目的,選擇電子設計自動化典型案例為主要載體,通過「項目導向、任務驅動」模式編撰,深入淺出地對EDA技術及相關知識做了系統和完整的介紹。本書的開發軟體選用國內應用廣泛的Quartus Ⅱ,硬體描述語言選用Verilog HDL,依托三階螺旋遞進(初階驗證、進階提高、高階創新)設計思路組織相關項目。全書包括三人表決器設計、四位加法器設計、數字電子鐘設計、聲光警示器設計、交通燈控制器設計和數字溫度計設計六個項目,每個項目從項目描述、知識準備、任務實現、考核評價、拓展提升和項目總結六個方面編寫。本書取材廣泛、內容新穎、重點突出,可作為應用電子技術、電子信息工程、通信工程等信息類專業及相關專業的教材,也可作為相關專業技術人員的參考書。

作者介紹
編者:張平華//譚立新|責編:王清//孟海江

目錄
項目一  三人表決器設計
  項目描述
  一、EDA技術及其發展
  二、可編程邏輯器件
  三、面向CPLD/FPGA的。EDA設計流程
  四、FPGA生產廠商簡介
  五、基於CPLD/FPGA的常用EDA工具
  六、硬體描述語言
  七、任務實現——Quartus Ⅱ軟體安裝
  八、任務實現——三人表決器設計
  考核評價
  拓展提升
  項目總結
項目二  四位加法器設計
  項目描述
  一、四位加法器原理
  二、Quartus Ⅱ原理圖輸入設計方法
  三、任務實現——利用原理圖輸入法設計3—8解碼器
  四、任務實現——利用原理圖輸入法設計四位加法器
  考核評價
  拓展提升
  項目總結
項目三  數字電子鐘設計
  項目描述
  一、Verilog語言要素
  二、Verilog語句
  三、任務實現——數字電子鐘設計方案分析
  四、任務實現——數字電子鐘的Verilog程序設計
  考核評價
  拓展提升
  項目總結
項目四  聲光警示器設計
  項目描述
  一、結構語句
  二、Verilog設計中LPM函數的應用
  三、任務實現——聲光警示器設計方分析
  四、任務實現——聲光警示器Verilog程序設計
  考核評價
  拓展提升
  項目總結
項目五  交通燈控制器設計
  項目描述
  一、混合設計方式與數字系統驗證
  二、有限狀態機設計
  三、任務實現——交通燈控制器設計方案分析
  四、任務實現——交通燈控制器設計
  考核評價
  拓展提升
  項目總結
項目六  數字溫度計設計

  項目描述
  一、溫度感測器
  二、單匯流排器件
  三、任務實現——數字溫度計設計方案分析
  四、任務實現——數字溫度計設計
  考核評價
  拓展提升
  項目總結
附錄  本書所使用開發板功能簡介
參考文獻

  • 商品搜索:
  • | 高級搜索
首頁新手上路客服中心關於我們聯絡我們Top↑
Copyrightc 1999~2008 美商天龍國際圖書股份有限公司 臺灣分公司. All rights reserved.
營業地址:臺北市中正區重慶南路一段103號1F 105號1F-2F
讀者服務部電話:02-2381-2033 02-2381-1863 時間:週一-週五 10:00-17:00
 服務信箱:bookuu@69book.com 客戶、意見信箱:cs@69book.com
ICP證:浙B2-20060032