幫助中心 | 我的帳號 | 關於我們

電腦組成原理(微課版高等院校信息技術系列教材)

  • 作者:編者:朱世宇//孫令翠//王慧英//萬川梅//包海賓等|責編:白立軍//戰曉雷
  • 出版社:清華大學
  • ISBN:9787302628835
  • 出版日期:2023/06/01
  • 裝幀:平裝
  • 頁數:226
人民幣:RMB 49 元      售價:
放入購物車
加入收藏夾

內容大鋼
    本書系統介紹電腦的設計方法和運行方式。全書共9章。第1章為電腦系統概論,第2章介紹布爾代數與邏輯電路,第3章介紹數據表示,第4章介紹運算器,第5章介紹存儲系統,第6章介紹指令系統,第7章介紹中央處理器,第8章介紹輸入輸出系統,第9章給出幾個TD-CMA實驗箱實驗。
    本書可作為應用型高校電腦專業的「電腦組成原理」課程教材,也可作為電腦領域開發應用人員的參考書。

作者介紹
編者:朱世宇//孫令翠//王慧英//萬川梅//包海賓等|責編:白立軍//戰曉雷

目錄
第1章  電腦系統概論
  1.1  電腦的興起
  1.2  電腦的分類
  1.3  電腦硬體
    1.3.1  控制器
    1.3.2  運算器
    1.3.3  存儲器
    1.3.4  輸入輸出設備
  1.4  電腦軟體
    1.4.1  系統軟體
    1.4.2  操作系統
    1.4.3  應用軟體
    1.4.4  程序設計語言
    1.4.5  資料庫
  1.5  電腦系統結構
  1.6  電腦的性能指標
  1.7  用Python搭建「電腦」
    1.7.1  模擬電腦實驗介紹
    1.7.2  基於Python的模擬實驗開發環境的搭建
    1.7.3  創建第一個Python程序
  習題
第2章  布爾代數與邏輯電路
  2.1  布爾代數
    2.1.1  與邏輯
    2.1.2  或邏輯
    2.1.3  非邏輯
  2.2  邏輯函數及其化簡
    2.2.1  邏輯函數
    2.2.2  布爾表達式化簡
  2.3  基本邏輯電路
    2.3.1  門電路
    2.3.2  門電路的構造
  2.4  門電路模擬實驗
  習題
第3章  數據表示
  3.1  進位記數制
  3.2  進位轉換
  3.3  十進位數據編碼
  3.4  ASCII碼
  3.5  漢字編碼
  3.6  數據校檢
  3.7  偶校驗碼生成模擬實驗
  習題
第4章  運算器
  4.1  機器數與真值
  4.2  機器數編碼
    4.2.1  定點數編碼
    4.2.2  浮點數編碼
  4.3  定點數加減法
    4.3.1  補碼的加減運算及溢出判斷

    4.3.2  溢出判斷
    4.3.3  移碼的加減法運算及溢出判斷
  4.4  全加器與加法裝置
    4.4.1  一位半加器
    4.4.2  一位全加器
    4.4.3  加法裝置
    4.4.4  進位系統
  4.5  定點數乘法
    4.5.1  原碼一位乘法
    4.5.2  原碼兩位乘法
  4.6  全加器模擬實驗
  習題
第5章  存儲系統
  5.1  存儲器
    5.1.1  存儲器分類
    5.1.2  存儲器的編址和端模式
  5.2  存儲系統概述
    5.2.1  存儲系統的層次結構
    5.2.2  程序的局部性原理
  5.3  靜態隨機存取存儲器
    5.3.1  SRAM的概念
    5.3.2  基本的SRAM邏輯結構
    5.3.3  SRAM讀寫時序
  5.4  動態隨機存取存儲器
    5.4.1  DRAM的概念
    5.4.2  DRAM晶元的邏輯結構
    5.4.3  DRAM讀寫時序
    5.4.4  DRAM的刷新操作
  5.5  只讀存儲器
  5.6  半導體存儲器的容量擴展
    5.6.1  位擴展法
    5.6.2  字擴展法
    5.6.3  字位擴展法
  5.7  高速緩衝存儲器
    5.7.1  Cache的基本原理
    5.7.2  Cache的地址映射
    5.7.3  Cache替換演算法
    5.7.4  Cache的寫操作策略
  5.8  虛擬存儲器
    5.8.1  虛擬存儲器的基本概念
    5.8.2  虛擬存儲器的訪問過程
    5.8.3  Cache與虛擬存儲器的異同
    5.8.4  虛擬存儲機制要解決的關鍵問題
  5.9  輔助存儲器
    5.9.1  輔助存儲器的種類
    5.9.2  磁碟存儲器的技術指標
  5.10  Cache替換模擬實驗
  習題
第6章  指令系統
  6.1  指令的組成

    6.1.1  指令介紹
    6.1.2  操作碼
    6.1.3  地址碼
    6.1.4  指令助記符
  6.2  定址方式
    6.2.1  定址的概念
    6.2.2  立即數定址方式
    6.2.3  寄存器定址方式
    6.2.4  直接定址方式
    6.2.5  間接定址方式
    6.2.6  基址定址方式
    6.2.7  變址定址方式
    6.2.8  相對定址方式
    6.2.9  堆棧定址方式
  6.3  指令格式設計
    6.3.1  指令字長
    6.3.2  操作碼的編碼方式
    6.3.3  地址碼的編碼設計
  6.4  複雜指令集和精簡指令集
    6.4.1  複雜指令集電腦
    6.4.2  精簡指令集電腦
  6.5  指令定址模擬實驗
  習題
第7章  中央處理器
  7.1  CPU的功能和組成
    7.1.1  CPU的功能
    7.1.2  CPU的基本組成
    7.1.3  CPU中的主要寄存器
    7.1.4  操作控制器與時序產生器
  7.2  指令周期
  7.3  時序信號產生器和控制方式
    7.3.1  時序信號的作用和體制
    7.3.2  時序信號產生器
    7.3.3  控制方式
  7.4  流水CPU
    7.4.1  並行處理技術
    7.4.2  流水CPU的結構
    7.4.3  流水線中的主要問題
  7.5  RISC CPU
    7.5.1  RISC的特點
    7.5.2  RISC CPU實例
    7.5.3  動態流水線調度
  習題
第8章  輸入輸出系統
  8.1  CPU與外設之間的信息交換方式
    8.1.1  I/O介面與埠
    8.1.2  I/O操作的一般過程
    8.1.3  I/O介面與外設之間的數據傳送方式
    8.1.4  CPU與I/O介面之間的數據傳送
  8.2  程序查詢方式

  8.3  中斷方式
    8.3.1  中斷的基本概念
    8.3.2  中斷服務程序入口地址的獲取
    8.3.3  中斷方式的外設介面電路
    8.3.4  單級中斷
    8.3.5  多級中斷
    8.3.6  Pentium CPU的中斷機制
  8.4  DMA方式
    8.4.1  DMA的基本概念
    8.4.2  DMA傳送方式
    8.4.3  基本的DMA控制器
    8.4.4  選擇型和多路型DMA控制器
  8.5  通道方式
    8.5.1  通道簡介
    8.5.2  通道的類型
    8.5.3  通道結構的發展
  8.6  通用I/O標準介面
    8.6.1  並行I/O標準介面SCSI
    8.6.2  串列I/O標準介面IEEE 1394
    8.6.3  I/O系統設計
  習題
第9章  TD-CMA實驗箱實驗
  9.1  TD-CMA實驗箱簡介
    9.1.1  系統構成
    9.1.2  硬體布局
    9.1.3  系統的安裝
    9.1.4  軟體操作說明
  9.2  時序與操作台實驗
  9.3  讀寫控制邏輯實驗
  9.4  I/O設備控制實驗
  9.5  運算器實驗
    9.5.1  運算器實驗一
    9.5.2  運算器實驗二
  9.6  靜態隨機存儲器實驗
    9.6.1  靜態隨機存儲器實驗一
    9.6.2  靜態隨機存儲器實驗二
  9.7  系統匯流排介面實驗
附錄A  各章習題參考答案
參考文獻

  • 商品搜索:
  • | 高級搜索
首頁新手上路客服中心關於我們聯絡我們Top↑
Copyrightc 1999~2008 美商天龍國際圖書股份有限公司 臺灣分公司. All rights reserved.
營業地址:臺北市中正區重慶南路一段103號1F 105號1F-2F
讀者服務部電話:02-2381-2033 02-2381-1863 時間:週一-週五 10:00-17:00
 服務信箱:bookuu@69book.com 客戶、意見信箱:cs@69book.com
ICP證:浙B2-20060032