幫助中心 | 我的帳號 | 關於我們

硬體描述語言與FPGA設計實驗教程(國家一流學科建設電子科學與技術系列教材)

  • 作者:編者:粟濤//龐志勇|責編:曾育林
  • 出版社:中山大學
  • ISBN:9787306075031
  • 出版日期:2022/04/01
  • 裝幀:平裝
  • 頁數:247
人民幣:RMB 50 元      售價:
放入購物車
加入收藏夾

內容大鋼
    本書是「國家一流學科建設電子科學與技術系列教材」之一,針對數字集成電路FPGA設計的特點,以Xilinx公司Vivado軟體為FPGA設計軟體平台,以備受青睞的Xilinx系列開發板為FPGA設計硬體平台,將數字集成電路設計與硬體描述語言Verilog相結合,循序漸進地介紹了基於Vivado的數字集成電路Verilog設計的基本過程和方法。

作者介紹
編者:粟濤//龐志勇|責編:曾育林

目錄
第一章  數字集成電路FPGA設計
  第一節  集成電路設計方法與工具的演變
  第二節  數字集成電路FPGA設計與實現
  第三節  FPGA/CPLD的特點及優勢
第二章  FPGA設計硬體平台
  第一節  關鍵特性與功能
    一、Artix-7 FPGA
    二、板載存儲
    三、供電
    四、USB和乙太網
    五、簡單的用戶輸入/輸出
    六、音頻和視頻
    七、附加感測器
    八、擴展連接器
  第二節  開發板修訂
  第三節  電源
  第四節  FPGA配置
  第五節  振蕩器/時鐘
第三章  FPGA設計軟體平台Vivado
  第一節  基於Vetilog語言的Vivado使用實例
    一、新建工程
    二、設計文件輸入
    三、利用Vivado進行功能模擬
    四、添加時序約束
    五、工程實現
  第二節  基於IP核模塊化設計Vivado使用實例
    一、創建工程
    二、輸入設計
    三、IP封裝
    四、添加用戶自定義IP
    五、模塊化設計
  第三節  Vivad。邏輯分析儀ILA使用實例
    一、創建工程
    二、添加源文件和約束文件
    三、綜合
    四、Mark Debug
    五、Set up Debug
    六、生成bit文件
    七、下載
    八、Hardware Debug
第四章  FPGA設計實驗
  實驗一  Vivado模擬流程實驗
    一、買驗目的
    二、實驗內容
    三、實驗原理
    四、實驗步驟
    五、思考題
  實驗二  Verilog門級建模及解碼器設計
    一、買驗目的
    二、實驗內容

    三、實驗原理
    四、實驗步驟
    五、思考題
  實驗三  三元乘加器實驗
    一、買驗目的
    二、實驗內容
    三、實驗原理
    四、實驗步驟
    五、思考題
  實驗四  撥碼開關七段LED顯示實驗
    一、買驗目的
    二、實驗內容
  實驗五  存儲器實驗
    一、實驗目的
    二、實驗內容
    三、實驗原理
    四、實驗步驟
    五、思考題
  實驗六  UART串列通信實驗
    一、實驗目的
    二、實驗內容
    三、實驗原理
    四、實驗步驟
    五、思考題
  實驗七  VGA圖像顯示實驗
    一、實驗目的
    二、實驗內容
    三、實驗原理
    四、實驗步驟
    五、思考題
  實驗八  圖像採集實驗
    一、實驗目的
    二、實驗內容
    三、實驗原理
    四、實驗步驟
    五、思考題
參考文獻

  • 商品搜索:
  • | 高級搜索
首頁新手上路客服中心關於我們聯絡我們Top↑
Copyrightc 1999~2008 美商天龍國際圖書股份有限公司 臺灣分公司. All rights reserved.
營業地址:臺北市中正區重慶南路一段103號1F 105號1F-2F
讀者服務部電話:02-2381-2033 02-2381-1863 時間:週一-週五 10:00-17:00
 服務信箱:bookuu@69book.com 客戶、意見信箱:cs@69book.com
ICP證:浙B2-20060032