幫助中心 | 我的帳號 | 關於我們

計算光刻與版圖優化/集成電路技術叢書/中國科學院大學研究生教學輔導書系列

  • 作者:韋亞一|責編:李樹林
  • 出版社:電子工業
  • ISBN:9787121402265
  • 出版日期:2021/01/01
  • 裝幀:平裝
  • 頁數:238
人民幣:RMB 79 元      售價:
放入購物車
加入收藏夾

內容大鋼
    光刻是集成電路製造的核心技術,光刻工藝成本已經超出集成電路製造總成本的三分之一。在集成電路製造的諸多工藝單元中,只有光刻工藝可以在矽片上產生圖形,從而完成器件和電路三維結構的製造。計算光刻被公認為是一種可以進一步提高光刻成像質量和工藝窗口的有效手段。基於光刻成像模型,計算光刻不僅可以對光源的照明方式做優化,對掩模上圖形的形狀和尺寸做修正,還可以從工藝難度的角度對設計版圖提出修改意見,最終保證光刻工藝有足夠的解析度和工藝窗口。本書共7章,首先對集成電路設計與製造的流程做簡要介紹,接著介紹集成電路物理設計(版圖設計)的全流程,然後介紹光刻模型、解析度增強技術、刻蝕效應修正、可製造性設計,最後介紹設計與工藝協同優化。
    本書內容緊扣先進技術節點集成電路製造的實際情況,涵蓋計算光刻與版圖優化的發展狀態和未來趨勢,系統介紹了計算光刻與刻蝕的理論,論述了版圖設計與製造工藝的關係,以及版圖設計對製造良率的影響,講述和討論了版圖設計與製造工藝聯合優化的概念和方法論,並結合具體實施案例介紹了業界的具體做法。本書不僅適合集成電路設計與製造領域的從業者閱讀,而且適合高等院校微電子相關專業的本科生、研究生閱讀和參考。

作者介紹
韋亞一|責編:李樹林

目錄
第1章  概述
  1.1  集成電路的設計流程和設計工具
    1.1.1  集成電路的設計流程
    1.1.2  設計工具(EDA tools)
    1.1.3  設計方法介紹
  1.2  集成電路製造流程
  1.3  可製造性檢查與設計製造協同優化
    1.3.1  可製造性檢查(DFM)
    1.3.2  設計與製造技術協同優化(DTCO)
  本章參考文獻
第2章  集成電路物理設計
  2.1  設計導入
    2.1.1  工藝設計套件的組成
    2.1.2  標準單元
    2.1.3  設計導入流程
    2.1.4  標準單元類型選取及IP列表
  2.2  布圖與電源規劃
    2.2.1  晶元面積規劃
    2.2.2  電源網路設計
    2.2.3  SRAM、IP、埠分佈
    2.2.4  低功耗設計與通用功耗格式導入
  2.3  布局
    2.3.1  模塊約束類型
    2.3.2  擁塞
    2.3.3  圖形密度
    2.3.4  庫交換格式優化
    2.3.5  鎖存器的位置分佈
    2.3.6  有用時鐘偏差的使用
  2.4  時鐘樹綜合
    2.4.1  CTS Specification介紹
    2.4.2  時鐘樹級數
    2.4.3  時鐘樹單元選取及分佈控制
    2.4.4  時鐘樹的生成及優化
  2.5  布線
    2.5.1  非常規的設計規則
    2.5.2  屏蔽
    2.5.3  天線效應
  2.6  簽核
    2.6.1  靜態時序分析
    2.6.2  功耗
    2.6.3  物理驗證
  本章參考文獻
第3章  光刻模型
  3.1  基本的光學成像理論
    3.1.1  經典衍射理論
    3.1.2  阿貝成像理論
  3.2  光刻光學成像理論
    3.2.1  光刻系統的光學特徵
    3.2.2  光刻成像理論
  3.3  光刻膠模型

    3.3.1  光刻膠閾值模型
    3.3.2  光刻膠物理模型
  3.4  光刻光學成像的評價指標
    3.4.1  關鍵尺寸及其均勻性
    3.4.2  對比度和圖像對數斜率
    3.4.3  掩模誤差增強因子
    3.4.4  焦深與工藝窗口
    3.4.5  工藝變化帶(PV-band)
  本章參考文獻
第4章  解析度增強技術
  4.1  傳統解析度增強技術
    4.1.1  離軸照明
    4.1.2  相移掩模
  4.2  多重圖形技術
    4.2.1  雙重及多重光刻技術
    4.2.2  自對準雙重及多重圖形成像技術
    4.2.3  裁剪技術
  4.3  光學鄰近效應修正技術
    4.3.1  RB-OPC和MB-OPC
    4.3.2  亞分辨輔助圖形添加
    4.3.3  逆向光刻技術
    4.3.4  OPC技術的產業化應用
  4.4  光源-掩模聯合優化技術
    4.4.1  SMO技術的發展歷史與基本原理
    4.4.2  SMO技術的產業化應用
  本章參考文獻
第5章  刻蝕效應修正
  5.1  刻蝕效應修正流程
  5.2  基於規則的刻蝕效應修正
    5.2.1  基於規則的刻蝕效應修正的方法
    5.2.2  基於規則的刻蝕效應修正的局限性
  5.3  基於模型的刻蝕效應修正
    5.3.1  刻蝕工藝建模
    5.3.2  基於模型的刻蝕效應修正概述
    5.3.3  刻蝕模型的局限性
  5.4  EPC修正策略
  5.5  非傳統的刻蝕效應修正流程
    5.5.1  新的MBRT刻蝕效應修正流程
    5.5.2  刻蝕效應修正和光刻解決方案的共優化
  5.6  基於機器學習的刻蝕效應修正
    5.6.1  基於人工神經網路的刻蝕偏差預測
    5.6.2  刻蝕鄰近效應修正演算法
    5.6.3  基於機器學習的刻蝕偏差預測模型案例
  本章參考文獻
第6章  可製造性設計
  6.1  DFM的內涵和外延
    6.1.1  DFM的內涵
    6.1.2  DFM的外延
  6.2  增強版圖的健壯性
    6.2.1  關鍵區域圖形分析(CAA)

    6.2.2  增大接觸的可靠性
    6.2.3  減少柵極長度和寬度變化對器件性能的影響
    6.2.4  版圖健壯性的計分模型
  6.3  與光刻工藝關聯的DFM
    6.3.1  使用工藝變化的帶寬(PV-band)來評估版圖的可製造性
    6.3.2  使用聚集深度來評估版圖的可製造性
    6.3.3  光刻壞點的計分系統(scoring system)
    6.3.4  對光刻工藝友好的設計
    6.3.5  版圖與掩模一體化模擬
  6.4  與CMP工藝關聯的DFM
    6.4.1  CMP的工藝缺陷及其模擬
    6.4.2  對CMP工藝友好的版圖設計
    6.4.3  填充冗余金屬(dummy fill)
    6.4.4  迴避困難圖形
  6.5  DFM的發展及其與設計流程的結合
    6.5.1  全工藝流程的DFM
    6.5.2  DFM工具及其與設計流程的結合
  6.6  提高器件可靠性的設計(DFR)
    6.6.1  與器件性能相關的DFR
    6.6.2  與銅互連相關的DFR
  6.7  基於設計的測量與DFM結果的驗證
    6.7.1  基於設計的測量(DBM)
    6.7.2  DFM規則有效性的評估
  本章參考文獻
第7章  設計與工藝協同優化
  7.1  工藝流程建立過程中的DTCO
    7.1.1  不同技術節點DTCO的演進
    7.1.2  器件結構探索
    7.1.3  設計規則優化
    7.1.4  面向標準單元庫的DTCO
  7.2  設計過程中的DTCO
    7.2.1  考慮設計和工藝相關性的物理設計方法
    7.2.2  考慮布線的DTCO
    7.2.3  流片之前的DTCO
  7.3  基於版圖的良率分析及壞點檢測的DTCO
    7.3.1  影響良率的關鍵圖形的檢測
    7.3.2  基於版圖的壞點檢測
  本章參考文獻
附錄A  專業詞語檢索

  • 商品搜索:
  • | 高級搜索
首頁新手上路客服中心關於我們聯絡我們Top↑
Copyrightc 1999~2008 美商天龍國際圖書股份有限公司 臺灣分公司. All rights reserved.
營業地址:臺北市中正區重慶南路一段103號1F 105號1F-2F
讀者服務部電話:02-2381-2033 02-2381-1863 時間:週一-週五 10:00-17:00
 服務信箱:bookuu@69book.com 客戶、意見信箱:cs@69book.com
ICP證:浙B2-20060032