幫助中心 | 我的帳號 | 關於我們

數字電路與邏輯設計(電氣工程及其自動化自動化專業卓越工程能力培養與工程教育專業認證系列規劃教材)

  • 作者:編者:萬國春
  • 出版社:機械工業
  • ISBN:9787111624523
  • 出版日期:2019/09/01
  • 裝幀:平裝
  • 頁數:401
人民幣:RMB 59.8 元      售價:
放入購物車
加入收藏夾

內容大鋼
    本書主要介紹了數字邏輯設計的基本理論和基本概念、數字電路分析方法、邏輯設計方法以及工程實踐。全書內容安排由淺人深、循序漸進,理論結合實踐,第1部分講述數字邏輯設計基礎,主要內容包括數字邏輯基礎、邏輯代數;第2部分講述數字電路基礎,主要內容包括邏輯門電路、組合邏輯電路、時序邏輯與存儲電路、脈衝波形產生與數-模轉換電路:第3部分講述邏輯設計方法,包括硬體描述語言VHDL、數字邏輯設計基礎、數字系統設計與FPGA。本書注重前後內容的連貫性,注重理論聯繫實際,緊跟數字電子系統技術的最新發展,強調新技術的使用以及分析問題和解決問題的能力培養。
    本書借鑒了國內外經典教材和最新的相關專業文獻,內容精練、實例豐富,應用性強,可作為高等學校電子信息類專業、電氣信息類專業、電腦類專業的基礎課教材,也可供相關專業科技人員參考。

作者介紹
編者:萬國春

目錄
前言
第1部分  數字邏輯設計基礎
  第1章  數字邏輯基礎
    1.1  幾種常用的數制和數制轉換
      1.1.1  數字抽象
      1.1.2  十進位、二進位、八進位和十六進位
      1.1.3  位元組
    1.2  二進位算術運算
      1.2.1  二進位加法和有符號的二進位數
      1.2.2  原碼、反碼、補碼及其運算
    1.3  幾種常用編碼
      1.3.1  幾種常見的二-十進位代碼
      1.3.2  格雷碼
      1.3.3  ASCII碼
      1.3.4  奇偶校驗碼
      1.3.5  量子編碼
      1.3.6  赫夫曼編碼
    習題
  第2章  邏輯代數
    2.1  邏輯代數中的基本運算
      2.1.1  「與」「或」「非」及其複合邏輯
      2.1.2  「與或」「或與」表達式
    2.2  邏輯代數的基本定理
      2.2.1  定律
      2.2.2  單變數定理
      2.2.3  多變數定理
      2.2.4  定理的證明方法
      2.2.5  等式化簡
    2.3  邏輯函數及其描述方法
      2.3.1  邏輯函數
      2.3.2  邏輯函數的兩種標準形式
      2.3.3  邏輯函數的描述方法
    2.4  卡諾圖與奎恩-麥克拉斯基化簡方法
      2.4.1  卡諾圖化簡邏輯
      2.4.2  奎恩-麥克拉斯基化簡方法
    2.5  具有無關項的邏輯函數及其化簡
      2.5.1  約束項、任意項和邏輯函數式中的無關項
      2.5.2  無關項在化簡邏輯函數中的應用
    2.6  多輸出邏輯函數的化簡與邏輯函數形式的變換
      2.6.1  多輸出函數的化簡
      2.6.2  不同邏輯函數形式的變換
    習題
第2部分  數字電路基礎
  第3章  邏輯門電路
    3.1  數字邏輯抽象
      3.1.1  電源電壓
      3.1.2  邏輯電平
      3.1.3  雜訊容限
      3.1.4  電壓傳輸特性與靜態約束
    3.2  半導體開關器件及其門電路分析

      3.2.1  半導體
      3.2.2  半導體二極體
      3.2.3  半導體晶體管
      3.2.4  M0s場效應晶體管
    3.3  CMOS門電路
      3.3.1  CMOS反相器
      3.3.2  其他CM0S邏輯門
      3.3.3  傳輸門
    3.4  NM0S和PMOS晶體管
    3.5  TTL門電路
      3.5.1  晶體管反相器
      3.5.2  TTL反相器的電路結構和工作原理
      3.5.3  TTL反相器特性分析
    3.6  未來半導體技術可能的發展方向
    習題
  第4章  組合邏輯電路
    4.1  概述
      4.1.1  組合邏輯電路的基本概念
      4.1.2  組合邏輯電路的框圖及特點
      4.1.3  組合邏輯電路邏輯功能的表示方法
    4.2  組合邏輯電路的分析方法
    4.3  組合邏輯電路的基本設計方法
    4.4  組合邏輯電路模塊
      4.4.1  編碼器和解碼器
      4.4.2  數據選擇器、數據分配器
      4.4.3  數值比較器
      4.4.4  加法器
    4.5  時序
      4.5.1  傳播延遲和最小延遲
      4.5.2  組合邏輯電路中的「競爭-冒險
      4.5.3  毛刺及其處理方法
    4.6  基於Multisim的組合邏輯電路設計簡介
    習題
  第5章  時序邏輯與存儲電路
    5.1  引言
    5.2  鎖存器與觸發器
      5.2.1  SR鎖存器
      5.2.2  電平觸發的觸發器
      5.2.3  脈衝觸發的觸發器
      5.2.4  邊沿觸發的觸發器
      5.2.5  觸發器的邏輯功能及其描述方法
      5.2.6  觸發器的動態特性
      5.2.7  不同邏輯功能觸發器之間的相互轉換
      5.2.8  CD4027晶元介紹
    5.3  時序邏輯電路分析
      5.3.1  同步邏輯電路分析
      5.3.2  非同步邏輯電路分析
    5.4  常用的時序邏輯電路模塊分析
      5.4.1  移位寄存器
      5.4.2  計數器

      5.4.3  順序脈衝發生器
      5.4.4  序列信號發生器
    5.5  時序邏輯電路的設計方法
      5.5.1  基於集成晶元的任意進位計數電路的設計方法
      5.5.2  同步時序邏輯電路的設計方法
      5.5.3  非同步時序邏輯電路的設計方法
      5.5.4  時序邏輯電路的自啟動設計
    5.6  時序邏輯電路中的「競爭-冒險
    5.7  ROM和RAM
      5.7.1  半導體存儲器的一般結構形式
      5.7.2  RAM的結構、類型和工作原理
      5.7.3  存儲器容量的擴展
      5.7.4  用PROM實現組合邏輯函數
    習題
  第6章  脈衝波形產生與數-模轉換電路
    6.1  脈衝波形產生電路
      6.1.1  描述矩形脈衝的主要參數
      6.1.2  施密特觸發電路
      6.1.3  集成單穩態觸發器
      6.1.4  多諧振蕩電路
    6.2  D-A轉換器
      6.2.1  D-A轉換器的結構和工作原理
      6.2.2  D-A轉換器的轉換精度與轉換速度
    6.3  A-D轉換器
      6.3.1  A-D轉換的基本原理
      6.3.2  A-D轉換器的結構和工作原理
      6.3.3  A-D轉換器的轉換精度與轉換速度
    習題
第3部分  邏輯設計方法
  第7章  硬體描述語言VHDL
    7.1  概述
    7.2  VHDL的基礎知識
      7.2.1  VHDL程序的結構
      7.2.2  VHDL常用資源庫中的程序包
      7.2.3  VHDL的詞法單元
      7.2.4  數據對象和類型
      7.2.5  表達式與運算符
    7.3  VHDL結構體的描述方式
      7.3.1  結構體的行為描述
      7.3.2  結構體的RTL描述
      7.3.3  結構體的結構化描述
    7.4  結構體的子結構形式
      7.4.1  進程
      7.4.2  複雜結構體的多進程組織方法
      7.4.3  塊
      7.4.4  子程序
    7.5  順序語句和併發語句
      7.5.1  順序語句
      7.5.2  併發語句
    7.6  VHDL中的信號和信號處理

      7.6.1  信號的驅動源
      7.6.2  信號的延遲
      7.6.3  模擬周期和信號的8延遲
      7.6.4  信號的屬性函數
      7.6.5  帶屬性函數的信號
    7.7  VHDL的其他語句
      7.7.1  ATTRIBUTE描述與定義語句
      7.7.2  ASSERT語句
      7.7.3  TEXTIO
    7.8  多值邏輯
      7.8.1  三態數值模型
      7.8.2  多值邏輯
    7.9  元件例化
      7.9.1  設計通用元件
      7.9.2  構造程序包
      7.9.3  元件的調用
    7.10  配置
      7.10.1  默認配置
      7.10.2  元件配置
      7.10.3  塊的配置
      7.10.4  結構體的配置
    習題
  第8章  數字邏輯設計基礎
    8.1  組合邏輯電路的VHDL設計
      8.1.1  加法器
      8.1.2  多路選擇器
      8.1.3  編碼器與解碼器
      8.1.4  設計實踐
    8.2  時序電路的VHDL設計
      8.2.1  基礎時序邏輯模塊
      8.2.2  計數器的VHDL設計
      8.2.3  堆棧與FIFO
      8.2.4  多邊沿觸發問題分析
      8.2.5  設計實踐
    8.3  有限狀態機的VHDL設計
      8.3.1  vHDL狀態機的一般形式
      8.3.2  有限狀態機的一般設計方法
      8.3.3  有限狀態機的VHDL描述
      8.3.4  設計實踐
    習題
  第9章  數字系統設計與FPGA
    9.1  數字系統設計自動化技術
    9.2  數字系統的設計流程
    9.3  基於FPGA的數字系統設計
      9.3.1  可編程邏輯器件的發展歷史
      9.3.2  基於FPGA的數字系統設計流程
    9.4  數字系統綜合試驗
      9.4.1  直接數字頻率合成技術的設計與實現
      9.4.2  基於FPGA的FIR數字濾波器的設計
      9.4.3  數字下變頻器的設計

附錄
參考文獻

  • 商品搜索:
  • | 高級搜索
首頁新手上路客服中心關於我們聯絡我們Top↑
Copyrightc 1999~2008 美商天龍國際圖書股份有限公司 臺灣分公司. All rights reserved.
營業地址:臺北市中正區重慶南路一段103號1F 105號1F-2F
讀者服務部電話:02-2381-2033 02-2381-1863 時間:週一-週五 10:00-17:00
 服務信箱:bookuu@69book.com 客戶、意見信箱:cs@69book.com
ICP證:浙B2-20060032