幫助中心 | 我的帳號 | 關於我們

電腦體系結構(第2版中文版電腦科學與技術學科研究生系列教材)/電腦科學與技術學科前沿叢書

  • 作者:胡偉武//汪文祥//吳瑞陽//陳雲霽//肖俊華等
  • 出版社:清華大學
  • ISBN:9787302483687
  • 出版日期:2017/11/01
  • 裝幀:平裝
  • 頁數:264
人民幣:RMB 39 元      售價:
放入購物車
加入收藏夾

內容大鋼
    胡偉武、汪文祥、吳瑞陽、陳雲霽、肖俊華等著的《電腦體系結構》是一本強調從實踐中學理念的電腦體系結構的教材。作者結合自身從事國產龍芯高性能通用處理器研製的實踐,以準確精練、生動活潑的語言,將電腦體系結構的知識深入淺出地傳授給讀者。
    全書共13章,第1?4章從電腦體系結構的研究內容和發展趨勢、二進位和邏輯電路、指令系統結構等方面介紹電腦體系結構的基礎內容。第5?7章從靜態流水線、動態流水線、多發射數據通路等方面介紹指令流水線結構。第8?11章從轉移預測、功能部件、高速緩存、存儲管理等方面介紹處理器的模塊級結構。第12章介紹多處理器結構。第13章主要介紹作者在龍芯處理器設計過程中的經驗教訓。
    本書適合作為高等學校電腦專業的高年級本科生、研究生的教材,也可以作為相關工程技術人員的學習參考書。

作者介紹
胡偉武//汪文祥//吳瑞陽//陳雲霽//肖俊華等
    胡偉武,1991年本科畢業於中國科學技術大學,1996年于中國科學院計算技術研究所獲工學博士學位。現任中國科學院計算技術研究所研究員、博士生導師、總工程師。中科院百人計劃入選者,國家傑出青年基金獲得者。國家自然科學基金委員會信息領域咨詢專家、國家「核高基」科技重大專項實施專家。十一屆全國人大代表,全國青聯常委。主要研究方向為電腦系統結構和微處理器設計,作為總設計師成功研製多款國產龍芯高性能通用CPU。主持國家自然科學基金、國家863高技術研究、國家「核高基」科技重大專項、中國科學院知識創新工程等項目10余項。出版專著和教材2部,發表科研論文50余篇,獲國家發明專利20多項。曾獲得全國青年五四獎章、中國科學院傑出科技成就獎、中國科學院教學成果一等獎、全國首屆優秀博士論文獎、光華工程科技獎、中國青年科技獎等。

目錄
第1章  引言
  1.1  什麼是
  1.2  一以貫之
  1.3  本書的內容
  1.4  本書的習題與參考文獻說明
第2章  電腦系統結構基礎
  2.1  什麼是電腦
  2.2  電腦的基本組成
  2.3  電腦系統結構的發展
  2.4  摩爾定律和工藝的發展
  2.5  電腦應用的發展趨勢
  2.6  電腦系統結構發展趨勢
  2.7  多核結構的發展及其面臨的問題
  2.8  衡量電腦的指標
  2.9  性能評價
  2.1  0成本評價
  2.1  1功耗評價
  2.1  2本章小結
  習題
第3章  二進位與邏輯電路
  3.1  電腦中數的表示
  3.2  MOS管工作原理
  3.3  MOS基本工藝
  3.4  邏輯電路
  3.5  CMOS電路的延遲
  3.6  Verilog語言
  3.7  本章小結
  習題52目錄電腦體系結構(第2版)
第4章  指令系統結構
  4.1  指令系統結構的設計原則
  4.2  影響指令系統結構設計的因素
  4.3  指令系統的分類
  4.4  指令系統的組成部分
  4.5  RISC指令系統結構
  4.6  RISC的發展歷史
  4.7  不同RISC指令系統結構的比較
  4.8  本章小結
  習題
第5章  靜態流水線
  5.1  數據通路設計
  5.2  控制邏輯設計
  5.3  時序
  5.4  流水線技術
  5.5  指令相關和流水線衝突
  5.6  流水線的前遞技術
  5.7  流水線和例外
  5.8  多功能部件與多拍操作
  5.9  本章小結
  習題
第6章  動態流水線

  6.1  影響流水線效率的因素
  6.2  指令調度技術
  6.3  動態調度原理
  6.4  Tomasulo演算法
  6.5  例外與動態流水線
  6.6  本章小結
  習題
第7章  多發射數據通路
  7.1  指令級並行技術
  7.2  保留站的組織
  7.3  保留站和寄存器的關係
  7.4  重命名寄存器的組織
  7.5  亂序執行的流水線通路
  7.6  多發射結構
  7.7  龍芯2號多發射結構簡介
  7.8  本章小結
  習題
第8章  轉移預測
  8.1  轉移指令
  8.2  程序的轉移行為
  8.3  軟體方法解決控制相關
  8.4  硬體轉移預測技術
  8.5  一些典型商用處理器的分支預測機制
  8.6  本章小結
  習題
第9章  功能部件
  9.1  定點補碼加法器
  9.2  龍芯1號的ALU設計
  9.3  定點補碼乘法器
  9.4  本章小結
  習題
第10章  高速緩存
  10.1  存儲層次
  10.2  cache結構
  10.3  cache性能和優化
  10.4  常見處理器的存儲層次
  10.5  本章小結
  習題
第11章  存儲管理
  11.1  虛擬存儲的基本原理
  11.2  MIPS處理器對虛存系統的支持
  11.3  Linux操作系統的存儲管理
  11.4  TLB的性能分析和優化
  11.5  本章小結
  習題
第12章  多處理器系統
  12.1  共享存儲與消息傳遞系統
  12.2  常見的共享存儲系統
  12.3  共享存儲系統的指令相關
  12.4  共享存儲系統的訪存事件次序

  12.5  存儲一致性模型
  12.6  cache一致性協議
  12.7  本章小結
  習題
第13章  實踐是最好的課堂
  13.1  龍芯處理器簡介
  13.2  硅是檢驗結構設計的唯一標準
  13.3  設計要統籌兼顧
  13.4  設計要重點突出
  13.5  皮體系結構設計
  13.6  本章小結
參考文獻
後記

  • 商品搜索:
  • | 高級搜索
首頁新手上路客服中心關於我們聯絡我們Top↑
Copyrightc 1999~2008 美商天龍國際圖書股份有限公司 臺灣分公司. All rights reserved.
營業地址:臺北市中正區重慶南路一段103號1F 105號1F-2F
讀者服務部電話:02-2381-2033 02-2381-1863 時間:週一-週五 10:00-17:00
 服務信箱:bookuu@69book.com 客戶、意見信箱:cs@69book.com
ICP證:浙B2-20060032