幫助中心 | 我的帳號 | 關於我們

數字設計(系統方法)/電腦科學叢書

  • 作者:(美)威廉J.達利//R.柯蒂斯·哈廷|譯者:韓德強
  • 出版社:機械工業
  • ISBN:9787111579403
  • 出版日期:2017/10/01
  • 裝幀:平裝
  • 頁數:454
人民幣:RMB 129 元      售價:
放入購物車
加入收藏夾

內容大鋼
    威廉J.達利、R.柯蒂斯·哈廷著的《數字設計(系統方法)》從系統的視角,通過準確、清晰的講解以及示例和Verilog文件,展示了如何使用簡單的組合模塊和時序模塊來構建完整的系統。本書共分七部分,不僅涵蓋了組合邏輯電路、算術運算電路、時序邏輯電路和同步時序電路等基本的數字邏輯課程的內容,還給出了有限狀態機、流水線、介面規範、系統時序、存儲系統等電腦組成原理課程的知識。
    本書適合作為高等院校電腦及相關專業數字設計課程的本科生教材,也可作為微處理器和SoC設計人員的參考書。

作者介紹
(美)威廉J.達利//R.柯蒂斯·哈廷|譯者:韓德強

目錄
出版者的話
推薦語
譯者序
前言
第一部分  緒論
  第1章  數字抽象化
    1.1  數字信號
    1.2  數字信號容忍雜訊
    1.3  數字信號表示複雜數據
      1.3.1  表示一年中的某一天
      1.3.2  表示減色法
    1.4  數字邏輯函數
    1.5  數字電路和系統的Verilog描述
    1.6  系統中的數字邏輯
    小結
    文獻說明
    習題
  第2章  數字系統設計實踐
    2.1  設計流程
      2.1.1  設計規格
      2.1.2  概念開發與可行性
      2.1.3  劃分與詳細設計
      2.1.4  驗證
    2.2  數字系統由晶元和電路板構建
    2.3  電腦輔助設計工具
    2.4  摩爾定律和數字系統演變
    小結
    文獻說明
    習題
第二部分  組合邏輯
  第3章  布爾代數
    3.1  公理
    3.2  性質
    3.3  對偶函數
    3.4  標準形式
    3.5  從公式到門電路
    3.6  用Verilog描述布爾表達式
    小結
    文獻說明
    習題
  第4章  CMOS邏輯電路
    4.1  開關邏輯
    4.2  MOS晶體管的開關模型
    4.3  CMOS門電路
      4.3.1  基本的CMOS門電路
      4.3.2  反相器、與非門、或非門
      4.3.3  複雜門
      4.3.4  三態電路
      4.3.5  應避免使用的電路
    小結

    文獻說明
    習題
  第5章  CMOS電路的延遲和功耗
    5.1  靜態CMOS門的延遲
    5.2  扇出和驅動大電容負載
    5.3  扇入和邏輯功效
    5.4  延遲計算
    5.5  延遲優化
    5.6  連線延遲
    5.7  CMOS電路的功率損耗
      5.7.1  動態功耗
      5.7.2  靜態功耗
      5.7.3  功率調節
    小結
    文獻說明
    習題
  第6章  組合邏輯設計
    6.1  組合邏輯
    6.2  閉合
    6.3  真值表、小項和標準形式
  ……
第三部分  算術電路
第四部分  同步時序邏輯
第五部分  實用設計
第六部分  系統設計
第七部分  非同步邏輯
附錄  Verilog編碼風格
參考文獻
Verilog模塊索引
主題詞索引

  • 商品搜索:
  • | 高級搜索
首頁新手上路客服中心關於我們聯絡我們Top↑
Copyrightc 1999~2008 美商天龍國際圖書股份有限公司 臺灣分公司. All rights reserved.
營業地址:臺北市中正區重慶南路一段103號1F 105號1F-2F
讀者服務部電話:02-2381-2033 02-2381-1863 時間:週一-週五 10:00-17:00
 服務信箱:bookuu@69book.com 客戶、意見信箱:cs@69book.com
ICP證:浙B2-20060032