幫助中心 | 我的帳號 | 關於我們

眾核處理器--原理設計與優化

  • 作者:李兆麟//王明羽//魏少軍|責編:王芳
  • 出版社:清華大學
  • ISBN:9787302567462
  • 出版日期:2021/02/01
  • 裝幀:平裝
  • 頁數:132
人民幣:RMB 99 元      售價:
放入購物車
加入收藏夾

內容大鋼
    本書針對眾核處理器,重點介紹瓷片式眾核處理器的架構、運算資源、存儲、通信以及能耗與溫度等關鍵技術。書中介紹了時空局部性感知的自適應Cache設計、混合快速突發支持的片上網路、基於流程序同構多線程和核心聯合的調度策略、基於虛擬電路交換的片上網路混合策略、片上網路眾核編譯框架協同設計技術、基於溫度管理的任務映射機制等多種眾核處理器的設計與優化技術。
    本書主要面向高年級本科生、碩士和博士研究生及相關工程技術人員,對從事眾核處理器設計與實現方面的研發人員有很好的指導意義。

作者介紹
李兆麟//王明羽//魏少軍|責編:王芳

目錄
第1章  緒論
  1.1  處理器發展概述
  1.2  眾核處理器簡介
  1.3  指令調度技術
  1.4  片上網路通信技術
  1.5  能耗優化技術
  1.6  小結
  參考文獻
第2章  眾核處理器架構
  2.1  處理器架構概述
  2.2  瓷片眾核處理器架構
  2.3  存儲機制
    2.3.1  存儲層次結構
    2.3.2  共享Cache架構
    2.3.3  私有Cache架構
  2.4  互連網路
    2.4.1  片上網路通信機制
    2.4.2  片上網路延時優化技術
  2.5  小結
  參考文獻
第3章  眾核處理器存儲優化
  3.1  存儲層次結構
  3.2  Cache優化技術
  3.3  存儲結構優化設計
    3.3.1  自適應共享Cache結構
    3.3.2  自適應私有Cache架構
  3.4  互連網路與Cache協同設計
    3.4.1  片上網路延時優化設計
    3.4.2  片上網路與自適應Cache的協同設計
  3.5  小結
  參考文獻
第4章  處理器核運算資源優化
  4.1  流處理器
  4.2  流程序的核心映射和調度
  4.3  運算資源利用率優化技術
    4.3.1  同構多線程與核心聯合
    4.3.2  運算單元高利用率調度
  4.4  利用率感知的核心映射和調度技術
    4.4.1  眾核流處理架構建模
    4.4.2  核心映射與調度優化
  4.5  小結
  參考文獻
第5章  基於片上網路的通信優化
  5.1  片上網路混合策略
  5.2  片上網路延時和能耗建模
  5.3  片上網路延時優化技術
    5.3.1  虛擬電路交換片上網路路由器
    5.3.2  混合虛擬電路路徑分配演算法
  5.4  片上網路眾核編譯框架協同設計
    5.4.1  眾核編譯框架總體設計

    5.4.2  可執行代碼編譯生成
  5.5  小結
  參考文獻
第6章  處理器能耗與溫度優化
  6.1  能耗與溫度優化原理
  6.2  處理核能耗與溫度建模
  6.3  處理核指令編譯
    6.3.1  漏電功耗優化調度
    6.3.2  溫度優化的負載均衡
  6.4  眾核任務調度優化技術
    6.4.1  多任務子圖劃分和子網分配
    6.4.2  啟髮式子任務映射
  6.5  小結
  參考文獻

  • 商品搜索:
  • | 高級搜索
首頁新手上路客服中心關於我們聯絡我們Top↑
Copyrightc 1999~2008 美商天龍國際圖書股份有限公司 臺灣分公司. All rights reserved.
營業地址:臺北市中正區重慶南路一段103號1F 105號1F-2F
讀者服務部電話:02-2381-2033 02-2381-1863 時間:週一-週五 10:00-17:00
 服務信箱:bookuu@69book.com 客戶、意見信箱:cs@69book.com
ICP證:浙B2-20060032